推广 热搜: 比选公告  流标公告  竞标公告  信息公告  补充公告  采购公告  磋商公告  二次公告  1940CIC2P100]-招标公告  【重新招标】招标公告 

USB模块结构

点击图片查看原图
 
单价: 面议
起订:
供货总量:
发货期限: 自买家付款之日起 3 天内发货
所在地: 北京
有效期至: 长期有效
最后更新: 2017-02-21 11:06
浏览次数: 95
询价
 
公司基本资料信息






详细说明
 产品介绍:USB模块结构

 


2-1 USB模块结构图
2.1.2 USB
模块功能
1.
实验系统中的USB模块使用PHILIHPSISP1581/1583 USB2.0高速接口芯片,符合USB2.0接口规范,提供了高速USB下的通信能力。
2.
模块内扩展有DMA控制器8237,可以完成微机DMA传送和USBDMA传送实验。
4.
该模块产生的仿ISA总线信号连到TPC-ZK实验系统上。
2.1.3 USB
模块的对外接口
1.
在该模块的右侧提供四个对外接口:
USB接口,连接到主机,实验时用于信息和数据的通信。
②清零按钮(RESET),用于对USB接口模块内部电路的初始化。
2.
在模块的上下两侧提供三个对外接口:
50芯接口,为实验台提供仿ISA总线信号。信号安排与实验系统上50芯信号插座信号一一对应。
②两个20芯接口,连接到实验系统上所需电源与信号。

2.1.4 USB模块跳线说明
USB模块内,用一部分跳线选择ISP1581/1583和其它芯片的工作模式,跳线的连接说明如下:
跳线管脚: 1 2 3 (电路板正向面向自己
JP1
MODE1 ISP1581/1583 ALE/A0 功能选择。
2
3短接 低电平 选择ALE功能(地址锁存使能)
1
2短接 高电平 选择A0功能(地址数据指示)
USB模块出厂时选择23短接)
JP2
M0/DA1 选择ISP1581/1583在通用处理器模式下的读写功能。
2
3短接 低电平 选择Motorola 类型的微处理器
1
2短接 高电平 选择8051 类型的微处理器


USB模块出厂时选择12短接)
JP3
BUS/DA0 选择ISP1581/1583 总线模式
2
3短接 低电平 选择断开总线模式,AD[7:0]多路复用
1
2短接 高电平 选择通用处理器模式,AD[7:0]8位地址线
USB模块出厂时选择23短接)
JP4
ISP1581/1583 片选信号选择
1
2短接 ISP1581/1583 片选信号由MCU 产生
2
3短接 ISP1581/1583 片选信号由地址译码产生
USB模块出厂时选择23短接)
JP7
DMA控制器时钟选择
2
3短接 选择振荡器产生时钟(4MHZ时钟)
1
2短接 选择由MCU 产生时钟
USB模块出厂时选择23短接)

 

更多>本企业其它产品
HLTD-B1计算机组成原理及数字逻辑电路 HLTD-B计算机组成原理仿真系统 HLTD-B1计算机组成原理及数字逻辑电路 一、微机、单片机接口类: HLTD-A2微机接口 EX386嵌入式微机接口 HLTD-B1计算机组成原理及数字逻辑电路 模拟电路类
网站首页  |  授权书  |  认证审核  |  银行汇款  |  信用评价  |  服务说明  |  关于我们  |  联系方式  |  使用协议  |  银行汇款  |  网站地图  |  排名推广  |  广告服务  |  违规举报  |  京ICP备12017752号-8
Powered By DESTOON